СХЕМА.RU - Радиолюбительский портал » Другие новости радиолюбителя » Прерывания Таймера По Совпадению С Двух Каналов

Прерывания Таймера По Совпадению С Двух Каналов

2-10-2012, 19:34 От: admin Посмотрели: 395
Доброго времени суток.



Возникла следующая ситуация - имеется два 16-ти битных таймера с прерываниями по совпадению, которые меняют логический уровень на выходах контроллера (atmega16) : OC1B и OC1A.






OCR1A = widthValue[pWidthValue];
OCR1B = widthValue[pWidthValue];
DDRD|=(1<<4)|(1<<5);
TCCR1A|=(1<<COM1A0)|(1<<COM1B0);
TCCR1B|=(1<<WGM12)|(1<<CS12);


TIMSK|=(1<<OCIE1A)|(1<<OCIE1B);
sei();




При подключении схемы испульсы сигналов работают в противофазе, в даташите же сказано, что в таком режиме таймера могут работать либо OC1B либо OC1A. Мне же нужно получить их синхронную работу - одновременную генерацию сигналов с небольшим фазовым сдвигом.



Помогите, пожалуйста, решить проблему.

Заранее спасибо!
Раздел: AVR

Уважаемый посетитель, Вы зашли на сайт как незарегистрированный пользователь.
Мы рекомендуем Вам зарегистрироваться, либо войти на сайт под своим именем.

Обсудить на форуме


На момент добавления Прерывания Таймера По Совпадению С Двух Каналов все ссылки были рабочие.
Все публикации статей, книг и журналов, представлены на этом сайте, исключительно для ознакомления,
авторские права на эти публикации принадлежат авторам статей, книг и издательствам журналов!
Подробно тут | Жалоба

Добавление комментария

Ваше имя:*
E-Mail:*
Текст:
Вопрос:
Решите уравнения x+2x=789
Ответ:*
Введите два слова, показанных на изображении:



Опрос

Ваши предпочтения в TRX


Одинарное преобразование
Двойное преобразование
Прямое преобразование
SDR
Другое
Мне всё равно

Популярные новости
Календарь новостей
«    Февраль 2018    »
ПнВтСрЧтПтСбВс
 1234
567891011
12131415161718
19202122232425
262728